Compartir a través de


Definiciones de arquitectura de errores de hardware de Windows

A continuación se muestran definiciones de términos relacionados con la arquitectura de errores de hardware de Windows (WHEA).

Interfaz avanzada de configuración y energía (ACPI)
Una interfaz estándar del sector para la configuración de dispositivos y la administración de energía dirigidas por el sistema operativo. Para obtener más información sobre ACPI, consulte la Especificación ACPI.

Controlador de administración de placa base (BMC)
Un conjunto de componentes de hardware en la placa base que administra funciones específicas de la plataforma, como la supervisión y el control de determinadas condiciones de error ambiental.

Comprobación de máquina corregida (CMC)
Una condición de error detectada por el procesador que ha corregido el hardware o el firmware. Normalmente, un CMC se notifica al sistema operativo mediante la señalización de una interrupción o estableciendo bits en un registro de errores que sondea periódicamente el sistema operativo. Se trata de una condición de error nofatal.

Error de plataforma corregido (CPE)
Condición de error detectada por el hardware de la plataforma que ha corregido el hardware o el firmware. Normalmente, un CPE se notifica al sistema operativo mediante la señalización de una interrupción o estableciendo bits en un registro de errores que sondea periódicamente el sistema operativo. Se trata de una condición de error nofatal.

Registro de eventos (EL)
Componente del sistema operativo Windows que realiza un seguimiento de los eventos que se producen en los componentes del sistema. WHEA usa el registro de eventos del sistema para registrar eventos de error de hardware.

Seguimiento de eventos para Windows (ETW)
ETW proporciona a los desarrolladores de software la capacidad de iniciar y detener sesiones de seguimiento de eventos, instrumentar una aplicación para proporcionar eventos de seguimiento y consumir eventos de seguimiento. WHEA usa ETW para notificar a los suscriptores los eventos de error de hardware y registrar eventos de error de hardware en el registro de eventos del sistema.

Extensible Firmware Interface (EFI)
Modelo de próxima generación para la interfaz entre el sistema operativo y el firmware de la plataforma. La interfaz consta de tablas de datos que contienen información relacionada con la plataforma, además de llamadas de servicio de arranque y en tiempo de ejecución que están disponibles para el sistema operativo y su cargador. Juntos, proporcionan un entorno estándar para arrancar un sistema operativo y ejecutar aplicaciones de prearranque. Para obtener más información sobre EFI, vea Unified Extensible Firmware Interface (UEFI) Specification.

Intelligent Platform Management Interface (IPMI)
Interfaz que se usa para supervisar y administrar la funcionalidad, y que está integrada en la plataforma de hardware. IPMI se usa principalmente para supervisar el estado del hardware del sistema y para controlar las condiciones de error del entorno. Para obtener más información sobre IPMI, consulte especificación de IPMI.

Controlador de errores de hardware de bajo nivel (LLHEH)
El primer código del sistema operativo que se ejecuta en respuesta a una condición de error de hardware. Un LLHEH puede ser un controlador de interrupciones, un controlador de excepciones, una rutina de sondeo o una rutina de devolución de llamada a la que llama el firmware del sistema. Todos los LLHEH notifican errores de hardware al sistema operativo a través de una función común de notificación de errores de hardware.

Anulación de comprobación de máquina (MCA)
Excepción de que un procesador Itanium informa al sistema operativo para indicar que se ha producido un error de hardware.

Arquitectura de comprobación de máquina (MCA)
Una arquitectura de hardware y software usada para notificar errores de hardware al sistema operativo.

Excepción de comprobación de máquina (MCE)
Excepción de que un procesador x86 o x64 informa al sistema operativo para indicar que se ha producido un error de hardware.

Registro específico de la máquina (MSR)
Registro específico del procesador que usa el software del sistema para implementar determinadas funciones. El funcionamiento de cada MSR es específico para cada procesador o familia de procesadores.

Interrupción no enmascarable (NMI)
Interrupción que el procesador notifica al sistema operativo, independientemente del nivel de prioridad de interrupción actual del procesador. Normalmente, se señala una NMI cuando la plataforma detecta una condición de error de hardware irrecuperable.

Informes de errores avanzados de PCI Express (PCIe AER)
Una funcionalidad extendida opcional de PCI Express que proporciona informes de errores más sólidos que el mecanismo estándar de informes de errores de PCI Express. Para obtener más información sobre PCIe AER, consulte la especificación PCI Express.

Controlador de error de hardware específico de la plataforma (PSHED)
Un componente WHEA que proporciona una abstracción de las instalaciones de informes de errores de hardware de la plataforma subyacente. Microsoft proporciona PSHED para cada arquitectura de procesador. Los proveedores de plataformas pueden complementar la funcionalidad PSHED mediante la implementación de complementos PSHED que aprovechan las funcionalidades específicas de la plataforma.

Interrupción del control de servicio (SCI)
Una interrupción que controla el controlador ACPI. Tras la recepción de una SCI, el controlador ACPI determina qué dispositivo señaló la interrupción y, a continuación, responde al dispositivo en consecuencia.

Procesador de servicios (SP)
Un microcontrolador, distinto de los procesadores principales, que administra funciones específicas de la plataforma, como la supervisión de condiciones ambientales y el control de determinadas condiciones de error. Un procesador de servicios suele ser un componente del hardware del controlador de administración de placa base.